Laporan akhir 2 percobaan 4
2. Alat dan bahan[kembali]
a. 1 buah J-K flip-flop 74LS112
b. 4 buah switch SW-SPDT
c. 2 buah resistor 220 Ohm
d. 2 buah LED biru
e. 1 buah alternator
f. 1 buah dioda 1N4001
3. Rangkaian simulasi[kembali]
4. Prinsip kerja rangkaian[kembali]
JK — Flip flop Saat J dan K keduanya “Low” maka gerbang and tidak memberikan tanggapan sehingga output Q tetap bertahan pada keadaan terakhirnya. Sedangkan pada Saat J “Low” dan K “High”, maka flip flop akan diseret hingga diperoleh Output Q = 0 ( kecuali jika flip flop sudah dalam keadan Reset atau Q memang sudah pada keadaan “low” .
Apabila Saat J “High” dan K “Low” maka input ini maka akan menggeser Flip flop hingga diperoleh keluaran Q = 1 ( kecuali jika Flip Flop memang sudah dalam keadaan Set atau Q sudah dalam keadaan tinggi ). Dan Pada Saat J dan K kedua — duanya “High” maka flip flop berada dalam keadaan toogle yang artinya keluaran Q akan berpindah pada keadaan lawan jika pulsa clock dipicu.
D — Flip Flop sedikut berbeda dengan SR Flip Flop. Pada D — Flip Flop apabila input clock berlogika 1 maka input pada jalur data akan diteruskan ke rangkaian SR Flip flop, yang diaman pada saat input jalur Data “ High” maka kondisi tersebut adalah Set Q menjadi “High” dan pada saat jalur data diberikan input “Low” maka kondisi yang terjadi adalah Reset Q menjadi “Low”Sedangkan Pada saat Input Clock berlogika rendah maka data output pada jalur Q akan ditahan ( memori 1 bit ) walaupun logika pada jalur input data berubah. Kondisi inilah yang disebut sebagai dasar dari memori 1 bit.
5. Video rangkaian[kembali]
6. Analisa[kembali]
Percobaan 4 :
Bagaimana Jika B0 dan B1 sama sama diberi logika 0, apa yang terjadi pada rangkaian?
Jawab:
Jika B0 dan B1 sama sama diberi logika 0, maka outputnya mempunyai keadaan yang sama yaitu 1, ini disebut juga kondisi terlarang pada flip flop.
Bagaimana jika B3 diputuskan?tidak dihubungkan pada rangkaian apa yang terjadi pada rangkaian.
Jawab :
Jika B3 diputuskan dan tidak dihubungkan pada rangkaina, maka tidak terjadi perubahan pada output, ini disebut juga kondisi not change pada flip flop.
Jelaskan apa yang dimaksud kondisi toggle, kondisi not change, dan kondisi terlarang pada flip flop.
Jawab :
Kondisi toggle adalah dimana berubahnya suatu keadaan output flip-flop yang merupakan komplemen dari keadaan output sebelumnya
Kondisi not Change adalah dimana tidak terjadi perubahan pada nilai output setelah nilai input diganti.
Kondisi terlarang adalah dimana keadaan ini tidak diinginkan karena kedua output mempunyai keadaan logika yang sama.
7. Link Download[kembali]
Rangkaian disini
Video disini
Html disini
Tidak ada komentar:
Posting Komentar